- ЈК јапанка:
- Компоненте потребне:
- ЈК флип-флоп дијаграм кола и објашњење:
- Практична демонстрација и рад ЈК флип-флопа:
Израз дигитално у електроници представља генерисање, обраду или чување података у облику два стања. Два стања могу бити представљена као ВИСОКО или НИСКО, позитивно или непозитивно, постављено или ресетовано што је у коначници бинарно. Највиши је 1, а најнижи 0, те се стога дигитална технологија изражава као низ 0 и 1. Пример је 011010 у којем сваки појам представља појединачно стање. Према томе, овај поступак закључавања у хардверу врши се помоћу одређених компоненти попут засуна или флип-флопа, мултиплексера, демултиплексера, кодера, декодера и сл. Заједнички названих секвенцијалним логичким круговима.
Дакле, разговараћемо о јапанкама које се такође називају и резе. Резе се такође могу схватити као бистабилни мултивибратор као два стабилна стања. Генерално, ови кругови за засун могу бити активни-високи или активно-ниски и могу се активирати ХИГХ или ЛОВ сигналима.
Уобичајени типови јапанки су,
- РС флип-флоп (РЕСЕТ-СЕТ)
- Д Јапанка (подаци)
- ЈК јапанка (Јацк-Килби)
- Т флип-флоп (пребаци)
Од горе наведених типова, само ЈК и Д јапанке су доступне у интегрисаном ИЦ облику и такође се широко користе у већини апликација. Овде у овом чланку ћемо разговарати о ЈК флип флопу.
ЈК јапанка:
Назив ЈК флип-флоп назван је од проналазача Јацка Килбија из текас инструмената. Због своје свестраности доступни су као ИЦ пакети. Главне примене ЈК флип-флопа су Схифт регистри, регистри за складиштење, бројачи и управљачки кругови. Упркос једноставном ожичењу флип-флопа типа Д, ЈК флип-флоп има променљиву природу. Ово је додатна предност. Стога се углавном користе у бројачима и ПВМ генерисању итд. Овде користимо НАНД капије за демонстрацију ЈК флип флопа
Кад год је сигнал такта ЛОВ, улаз никада неће утицати на стање излаза. Сат мора бити висок да би се улази активирали. Дакле, ЈК флип-флоп је контролисана Би-стабилна реза где је сигнал сата контролни сигнал. Дакле, излаз има два стабилна стања заснована на улазима о којима ће бити речи у наставку.
Табела истине ЈК Флип Флопа:
Цлоцк |
УЛАЗНИ |
ИЗЛАЗ |
|||
РЕСЕТОВАТИ |
Ј |
К. |
К |
К ' |
|
Икс |
ЛОВ |
Икс |
Икс |
0 |
1 |
ВИСОКО |
ВИСОКО |
0 |
0 |
Нема промене |
|
ВИСОКО |
ВИСОКО |
0 |
1 |
0 |
1 |
ВИСОКО |
ВИСОКО |
1 |
0 |
1 |
0 |
ВИСОКО |
ВИСОКО |
1 |
1 |
Искључи |
|
ЛОВ |
ВИСОКО |
Икс |
Икс |
Нема промене |
|
ВИСОКО |
ВИСОКО |
Икс |
Икс |
Нема промене |
|
ВИСОКО |
ВИСОКО |
Икс |
Икс |
Нема промене |
Ј (Јацк) и К (Килби) су улазна стања за ЈК флип-флоп. К и К 'представљају излазна стања флип-флопа. Према табели, на основу улаза, излаз мења своје стање. Али, најважнија ствар коју треба узети у обзир је да се све то може догодити само у присуству сигнала сата. Ово ради као СР флип-флоп за бесплатне улазе, а предност је што има функцију пребацивања.
Представљање ЈК флип-флопа користећи Логиц Гатес:
Према томе, упоређивањем табеле истинитости НАНД гејта са три улаза и два улаза и применом улаза како је дато у ЈК флип-флоп табели истина, излаз се може анализирати. Анализирајући горњи склоп као двостепену структуру с обзиром на то да је претходно стање (К ') 0
Када је Ј = 1, К = 0 и САТ = ВИСОКО
Излаз: К = 1, К '= 0. Рад је тачан.
РЕСЕТОВАТИ:
ПИН РЕСЕТ мора бити активан ХИГХ. Сви пинови постаће неактивни НИСКО на РЕСЕТ пину. Стога се овај клин увек повукао према горе и може се повући само по потреби.
ИЦ пакет:
К |
Истинит излаз |
К ' |
Излаз комплимента |
САТ |
Улаз сата |
Ј |
Унос података 1 |
К. |
Унос података 2 |
РЕСЕТОВАТИ |
Директно РЕСЕТ (ниско активирано) |
ГНД |
Приземље |
В ЦЦ |
Напон |
Коришћена ИЦ је МЦ74ХЦ73А (двострука ЈП јапанка са РЕСЕТ-ом). То је 14-полно паковање које садржи 2 појединачна ЈК јапанке. Изнад је дијаграм пинова и одговарајући опис пинова.
Компоненте потребне:
- ИЦ МЦ74ХЦ73А (двострука ЈК јапанка) - 1бр.
- ЛМ7805 - 1бр.
- Тактилни прекидач - 4бр.
- 9В батерија - 1бр.
- ЛЕД (зелена - 1; црвена - 1)
- Отпорници (1кΩ - 4; 220кΩ -2)
- Бреадбоард
- Повезивање жица
ЈК флип-флоп дијаграм кола и објашњење:
ИЦ извор напајања В ДД креће се од 0 до + 7В, а подаци су доступни у техничком листу. Испод га приказује снимак. Такође смо користили ЛЕД на излазу, извор је ограничен на 5В за контролу напона напајања и излазног напона једносмерне струје.
За ограничавање ЛЕД напона користили смо регулатор ЛМ7805.
Практична демонстрација и рад ЈК флип-флопа:
Тастери Ј (подаци1), К (подаци2), Р (ресетовање), ЦЛК (сат) су улази за ЈК флип-флоп. Две ЛЕД диоде К и К 'представљају излазна стања флип-флопа. Батерија од 9 В делује као улаз у регулатор напона ЛМ7805. Стога се регулисани 5В излаз користи као Вцц и пин напајање ИЦ. Дакле, за различити улаз у Д одговарајући излаз се може видети кроз ЛЕД К и К '.
На игле Ј, К, ЦЛК су нормално срушена и пин Р зауставио. Стога ће подразумевано стање уноса бити ЛОВ на свим пиновима, осим Р, које је нормално. Дакле, почетно стање према табели истине је као што је горе приказано. К = 1, К '= 0. Коришћене ЛЕД диоде су тренутно ограничене помоћу отпорника од 220 Охм.
Напомена: Будући да је САТ СИГУРНО активиран ХИГХ то ЛОВ ивицом, оба тастера за унос треба притиснути и држати док се не отпусти дугме ЦЛОЦК.
У наставку смо описали различита стања ЈК флип-флопа помоћу Бреадбоард кола са ИЦ МЦ74ХЦ73А. У наставку је дат и демонстрацијски видео:
Држава 1:
Сат - ВИСОК; Ј - 0; К - 1; Р - 1; К - 0; К '- 1
За улазе државе 1 ЦРВЕНА ЛЕД лампица свијетли означавајући да је К 'ВИСОК, а ЗЕЛЕНА ЛЕД К да је ЛОВ. Рад се може проверити табелом истине.
Напомена: Р је већ повучен, тако да нема потребе да притискате дугме да бисте направили 1.
Стање 2: Сат - ВИСОК; Ј - 1; К - 0; Р - 1; К - 1; К '- 0
За улазе стања 2 ЗЕЛЕНИ ЛЕД индикатор светли означавајући да је К ВИСОК, а ЦРВЕНИ К К да је ЛОВ. Исто се може потврдити табелом истине.
Стање 3: Сат - ВИСОК; Ј - 1; К - 1; Р - 1; К / К '- Пребацивање између два стања
За улазе Стате 3 ЦРВЕНА и ЗЕЛЕНА ЛЕД светлуцају наизменично за сваки импулс такта (ХИГХ до ЛОВ едге) што указује на акцију пребацивања. Излаз се пребацује из претходног стања у друго стање и овај процес се наставља за сваки импулс такта.
За први импулс такта са Ј = К = 1
За други тактни импулс са Ј = К = 1
Стање 4: Сат - НИСКО; Ј - 0; К - 0; Р - 0; К - 0; К '- 1
Напомена: Р је већ повучен па треба да притиснемо дугме да би постало 0.
Излаз стања 4 показује да промене уноса не утичу у овом стању. Излазни ЦРВЕНИ ЛЕД жаруљица означава да је К 'ВИСОК, а ЗЕЛЕНИ ЛЕД К да је НИСАК. Ово стање је стабилно и остаје тамо до следећег сата и улаз се примењује са РЕСЕТ као ВИСОК импулс.
Стање 5: Преостала стања су без стања промене током којих ће излаз бити сличан претходном стању излаза. Промене не утичу на излазна стања, можете потврдити помоћу горње табеле истине.
Комплетан рад и све државе такође су приказани у видео снимку испод.