Сви уграђени системи имају меморију за чување података. Ове меморије чине јапанке, те јапанке чувају податке у облику битова. Свака јапанка може да ускладишти један бит. Тако ћемо за осам јапанки имати 8-битну меморију. Ова меморија се користи за складиштење програма или за приступ програму. Постоје различите врсте флип флопа овде ћемо говорити о СР флип-флопу.
У 555ИЦ тајмеру постоји СР (Сет Ресет) флип-флоп, тако да тајмер може бити распоређен за чување једног бита података. Ово ћемо овде радити. Тајмер користимо за чување једног бита података.
Компоненте склопа
- +5 до +12 напона напајања
- 555 ИК
- Отпорници 10КΩ (2комада), 1КΩ
- Дугмад (2 комада)
- ЛЕД,
- Кондензатор од 100µФ (није обавезан, повезан паралелно са напајањем)
Круг и радно објашњење
Дијаграм тока 555ИЦ заснованог једног битни меморијске ћелије је приказан на горњој слици. Овде користимо флип-флоп присутан у тајмеру као што смо раније говорили.
Сада узмите у обзир да су све компоненте повезане како је приказано на шеми и да је напајање укључено. Будући да је гранични пин повезан на напајање преко отпорника од 10К, излаз другог упоређивача биће низак. Овај сигнал се доводи на други СЕТ пин флип-флопа унутар тајмера.
Као што је приказано на доњој слици, флип-флоп добија низак сигнал на подешеном пин-у флип-флопа.
Због тога ће флип-флоп похранити НУЛУ у своју меморију и тако ће излаз бити низак. Што се тиче ниског излаза, ЛЕД ће бити искључен. Сада узмите у обзир да је притиснуто дугме за подешавање, а затим се игла прага директно повезује са земљом. Ово је приказано на доњој слици. Због тога ће бити већи потенцијал на позитивном прикључку другог упоређивача, тако да други упоређивач даје позитиван високи сигнал.
Овај позитивни високи сигнал пребацује се на пин флип-флоп па тако флип-флоп спрема ЈЕДАН у своју меморију и тако ће К излаз бити висок, овај К излаз омогућава висок излаз тајмера. Дакле, сада се ЛЕД жаруљица која говори ЈЕДНОМ чува у флип-флопу.
ОНЕ се тренутно чува у флип-флоп меморији, сада када притиснемо дугме за ресетовање, ПНП транзистор у унутрашњем дијаграму се укључује. Овим ће доћи до високог сигнала МР (Мастер Ресет).
Ово главно ресетовање када се преврши похрањени бит флип-флопа се брише. То је јапанка спуштена на низак ниво. Како флип-флоп опада, излаз пада. Тако ће се ЛЕД сада угасити. Тако тајмер чува један бит података у свом флип-флопу.